Jouni Isoaho
Professor
jisoaho@utu.fi +358 40 770 6547 Vesilinnantie 5 Turku ORCID-tunniste: https://orcid.org/0000-0002-5789-3992 |
Tutkimusyhteisö tai tutkimusaihe
https://sites.utu.fi/cyber/?lang=en
https://sites.utu.fi/cyber/?lang=en
Julkaisut
- Current mode on-chip interconnect using level-encoded two-phase dual-rail encoding (2007)
- IEEE International Symposium on Circuits and Systems. Proceedings
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - High-performance long NoC link using delay-insensitive current-mode signaling (2007) Ethiopia Nigussie, Teijo Lehtonen, Sampo Tuuna, Juha Plosila, Jouni Isoaho
(A1 Vertaisarvioitu alkuperäisartikkeli tieteellisessä lehdessä ) - System Level Simulations (2007) Processor Design. System-On-Chip Computing for ASICs and FPGAs Virtanen S, Truscan D, Määttä S, Westerlund T, Isoaho J, Nurmi J
(A3 Vertaisarvioitu kirjan tai muun kokoomateoksen osa) - Analysis of crosstalk and process variations effects on on-chip interconnects (2006) Proceedings of 2006 International Symposium on System-on-Chip Nigussie E, Tuuna S, Plosila J, Isoaho J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - An approach for analysing and improving fault tolerance in radio architectures (2006)
- IEEE International Symposium on Circuits and Systems. Proceedings
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Delay-insensitive on-chip communication link using low-swing simultaneous bidirectional signaling (2006) Proceedings: IEEE Computer Society Annual Sysmposium on VLSI 2006: Emerging VLSI Technologies and Architectures Nigussie E, Plosila J, Isoaho J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Fault-tolerant routing approach for reconfigurable networks-on-chip (2006)
- International Symposium on System-on-Chip
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Full-duplex link implementation using dual-rail encoding and multiple-valued current-mode logic (2006)
- IEEE International Symposium on Circuits and Systems. Proceedings
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - A Brunch from the Coffee Table-Case Study in NoC Platform Design (2005) Interconnect-Centric Design for Advanced SoC and NoC Ahonen T, Virtanen S, Kylliäinen J, Truscan D, Kasanko T, Sigüenza-Tortosa D, Ristimäki T, Paakkulainen J, Nurmi T, Saastamoinen I, Isännäinen H, Lilius J, Nurmi J, Isoaho J
(A3 Vertaisarvioitu kirjan tai muun kokoomateoksen osa) - On asynchronous full-duplex dual-rail link with multiple-valued current-mode signaling (2005) NORCHIP Proceeding Nigussie E, Plosila J, Isoaho J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Reliable asynchronous links for SoC (2005) 2005 International Symposium on System-on-Chip: Proceedings Nigussie E, Plosila J, Isoaho J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Tuning a protocol processor architecture towards DSP operations (2005)
- Lecture Notes in Computer Science
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Analyses of signaling techniques for self-timed systems (2004) 2004 International Symposium on System-on-Chip Proceedings Ethiopia Nigussie, Johanna Tuominen, Jouni Isoaho
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa)



