Tero Säntti
D.Sc. (Tech.)
teansa@utu.fi Joukahaisenkatu 3-5 Turku |
Asiantuntijuusalueet
FPGA, Avaruus, Kuvantaminen, Säteily, Sulautetut Järjestelmät
FPGA, Avaruus, Kuvantaminen, Säteily, Sulautetut Järjestelmät
Biografia
D.Sc. (Tech.) 2008, Microelektroniikka.
Yliopistohommien lisäksi toimin myös teollisuudessa:
- Aboa Space Research Oy, Senior Engineer, Hallituksen Puheenjohtaja
- Kovilta Oy, Lead FPGA Architect
Tutkimus
Kaikkea FPGA-piireihin liittyvää, varsinkin niiden käyttö avaruudessa ja/tai kuvantamisessa.
Opetus
- 2010 - 2012, FPGA Prototyping, (5 ECTS)
- 2009 - 2011 Sulautetut prosessorijärjestelmät (Embedded Processor Systems), (5 ECTS)
- 2005 - 2008 Mikroprosessoripohjaiset järjestelmät (Microprocessor Based Systems), (5 ECTS)
- 2007 Embedded Virtual Machines on FPGAs (6 / 3 ECTS), post-graduate level course
- 2006 Special Course on Floating Point Arithmetics, (3 ECTS)
- 2006 Special Course on External Funding, (2 ECTS)
Näiden lisäksi olen osallistunut opetukseen vuodesta 1998. Pääosin demojen ja harjoituseten pitämistä, ainakin seuraavilla kursseilla: Microprocessors, Digital Teaching Media, Analog Electronics II, Design of Electronic Equipment, Analog Electronics I, Multimedia Algorithms, LSI Circuit Design, Circuit Theory I and Basic Electronics.
Julkaisut
- A novel hardware acceleration scheme for Java method calls (2008)
- IEEE International Symposium on Circuits and Systems. Proceedings
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Comparative study of synthesis for asynchronous and synchronous cache controllers (2006) Norchip Conference, 2006. 24th Tuominen J, Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Comparative study of synthesis for asynchronous and synchronous cache controllers (2006) Proceedings of the 24th IEEE Norchip Conference Tuominen J, Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Architecture for an advanced Java co-processor (2005) International Symposium on Signals, Circuits & Systems, ISSCS 2005 Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Instruction folding for an asynchronous Java co-processor (2005) International Symposium of System-on-Chip Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Instruction folding for an asynchronous Java co-processor (2005) System-on-Chip, 2005. Proceedings. 2005 International Symposium on Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Real time flow control for an advanced Java co-processor (2005) NORCHIP Conference, 2005. 23rd Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Real time flow control for an advanced Java co-processor (2005) Proceeding of IEEE 23rd Norchip Conference Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Towards a formal power estimation framework for hardware systems (2005) Tuominen J, Santti T, Plosila J
(D4 Julkaistu kehittämis- tai tutkimusraportti tai -selvitys ) - Towards a formal power estimation framework for hardware systems (2005) System-on-Chip, 2005. Proceedings. 2005 International Symposium on Tuominen J, Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Communication scheme for an advanced Java co-processor (2004) Proceedings of IEEE Norchip 2004 Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa)