Tero Säntti
D.Sc. (Tech.)
teansa@utu.fi Joukahaisenkatu 3-5 Turku |
Asiantuntijuusalueet
FPGA, Avaruus, Kuvantaminen, Säteily, Sulautetut Järjestelmät
FPGA, Avaruus, Kuvantaminen, Säteily, Sulautetut Järjestelmät
Biografia
D.Sc. (Tech.) 2008, Microelektroniikka.
Yliopistohommien lisäksi toimin myös teollisuudessa:
- Aboa Space Research Oy, Senior Engineer, Hallituksen Puheenjohtaja
- Kovilta Oy, Lead FPGA Architect
Tutkimus
Kaikkea FPGA-piireihin liittyvää, varsinkin niiden käyttö avaruudessa ja/tai kuvantamisessa.
Opetus
- 2010 - 2012, FPGA Prototyping, (5 ECTS)
- 2009 - 2011 Sulautetut prosessorijärjestelmät (Embedded Processor Systems), (5 ECTS)
- 2005 - 2008 Mikroprosessoripohjaiset järjestelmät (Microprocessor Based Systems), (5 ECTS)
- 2007 Embedded Virtual Machines on FPGAs (6 / 3 ECTS), post-graduate level course
- 2006 Special Course on Floating Point Arithmetics, (3 ECTS)
- 2006 Special Course on External Funding, (2 ECTS)
Näiden lisäksi olen osallistunut opetukseen vuodesta 1998. Pääosin demojen ja harjoituseten pitämistä, ainakin seuraavilla kursseilla: Microprocessors, Digital Teaching Media, Analog Electronics II, Design of Electronic Equipment, Analog Electronics I, Multimedia Algorithms, LSI Circuit Design, Circuit Theory I and Basic Electronics.
Julkaisut
- Seam Tracking with Adaptive Image Capture for Fine-tuning of a High Power Laser Welding Process (2015)
- International Conference on Machine Vision
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Electronics for the RADMON Instrument on the Aalto-l Student Satellite (2014) European Workshop on Microelectronics Education J Peltonen, H-P Hedman, A Ilmanen, M Lindroos, M Määttänen, J Pesonen, R Punkkinen, A Punkkinen, R Vainio, E Valtonen, T Säntti, J Pentikäinen, E Haeggström
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Line detection on FPGA with parallel sensor-level segmentation (2014)
- International Workshop on Cellular Nanoscale Networks and their Applications
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Spatter Tracking in Laser- and Manual Arc Welding with Sensor-level Pre-processing (2014) WSCG 2014 Olli Lahdenoja, Tero Säntti, Mika Laiho, Jonne Poikonen
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Characterizing spatters in laser welding of thick steel using motion flow analysis (2013)
- Lecture Notes in Computer Science
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Mapping multiple applications with unbounded and bounded number of cores on many-core networks-on-chip (2013)
- Microprocessors and Microsystems
(A1 Vertaisarvioitu alkuperäisartikkeli tieteellisessä lehdessä ) - Parameter-Optimized Simulated Annealing for Application Mapping on Networks-on-Chip (2012) Yang Bo, Guang Liang, Säntti Tero, Plosila Juha
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Radmon – Radiaton monitor for Aalto-1 nanosatellite (2012) Physics Days 2012, Joensuu The 46th annual meeting of the Finnish Physical Society R Vainio, H-P Hedman, E Hæggström, J Peltonen, R Punkkinen, T Säntti, E Valtonen, A Ilmanen, M Mera, J Pentikäinen, J Perälä, J Sandhu, T Soukka
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - t(k)-SA: Accelerated Simulated Annealing Algorithm for Application Mapping on Networks-on-Chip (2012) Genetic and Evolutionary Computation Conference (GECCO 2012) Yang B, Guang L, Santti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Tree-Model Based Contention-Aware Task Mapping on Many-Core Networks-on-Chip (2012) Yang Bo, Guang Liang, Säntti Tero, Plosila Juha
(A1 Vertaisarvioitu alkuperäisartikkeli tieteellisessä lehdessä ) - Tree-Model Based Contention-Aware Task Mapping on Many-Core Network-on-Chips. (2011) IEEE Yang Bo, Guang Liang, Säntti Tero, Plosila Juha
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - A Dynamic Fault-Tolerant Remapping Algorithm Based on Tree-Model of Network-on-Chip (2010)
- Proceedings : Design, Automation, and Test in Europe Conference and Exhibition
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - An Improved Hardware Acceleration Scheme for Java Method Calls (2010) Norchip 2010 Säntti T, Tyystjärvi J, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Efficient Bytecode Optimizations for a Multicore Java Co-Processor System (2010) 2010 12th Biennial Baltic Electronics Conference (BEC2010) Tyystjärvi J, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Heap Access Optimizations for a Hardware-Accelerated Java Virtual Machine (2010) 2010 International Symposium on System-on-Chip Tyystjärvi J, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Multi-Application Mapping Algorithm for Network-on-Chip Platforms (2010) Proc. of the 26th IEEE Convention of Electrical and Electronics Engineers in Israel (IEEEI) Yang B, Guang L, Xu T C, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Multi-Application Multi-Step Mapping Method for Many-Core Network-on-Chips Platforms (2010) Proc. of the 28th IEEE Norchip Conference (NORCHIP 2010) Yang B, Guang L, Xu T C, Yin A W, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Parallel Performance Evaluation of a Multicore Java Co-Processor System (2010) "DATE 2010 Workshop ""Designing for Embedded Parallel Computing Platforms: Architectures, Design Tools, and Applications""" Tyystjärvi J, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa) - Tree-Model Based Mapping for Energy-Efficient and Low-Latency Network-on-Chip (2010) Proceedings of 13th IEEE International Symposium on Design and Diagnostics of Electronic Circuits and Systems (DDECS) Yang B, Xu T C, Säntti T, Plosila J
(A4 Vertaisarvioitu artikkeli konferenssijulkaisussa)